WAKERLY, JOHN F.
DISEÑO DIGITAL PRINCIPIOS Y PRACTICAS JOHN F. WAKERLY - 3 - Mexico Pearson educacion 2001 - 976p.
Incluye indice analitico
1.acerca del diseño digital / 2.analogico contra digital / 3.dispositivos digitales / 4.aspectos electronicos del diseño digital / 5.aspectos de software del diseño digital / 6.circuitos integrados / 7.dispositivos de logica programable / 8.circuitos integrados de propositos o aplicaciones especificas / 9.tarjeta de circuito impreso / 10.el objetivo del juego / 11.un paso adelante / 12.sistemas y codigos numericos / 13.sistemas numericos posicionales / 14.numeros octales y hexadecimales / 15.conversiones generales de sistema numerico posicional / 16.suma y resta de numeros no decimales / 17.representacion de numeros negativos / 18.suma y resta de complemento a dos / 19.suma y resta de complemento a uno / 20.multiplicacion binaria / 21.division binaria / 22.codigos binarios para numeros decimales / 23.codigos gray / 24.codigo de caracter / 25.codigos para acciones condiciones y estados / 26.cubos n y distancia / 27.codigos para detectar y corregir errores / 28.codigos para el almacenamiento y la transmision de datos en serie / 29.cirucitos decimales / 30.compuertas y señales logicas / 31.familias logicas / 32.logica CMOS / 33.niveles logicos cmos / 33.transistores cmos / 34.circuitos del inversor basico cmos / 35.compuertas cmos nand y nor / 36.cargabilidad de entrada / 37.compuertas no inversoras / 38.compuertas cmos and or inversora y or and inversora / 39.comportamiento electrico de los circuitos cmos / 40.hojas de datos y especificadores / 41.comportamiento electrico de estado estable de los dispositivos cmos / 42.niveles logicos y margenes de ruido / 43.comportamietno del circuito con cargas resistivas / 44.comportamiento del circuito con entradas no ideales / 45.cargabilidad de salida / 46.efectos de cargas / 47.entradas que no se utilizan / 48.picos de corrientes y capacitores de desacoplamiento / 49.como destruir un dispositivo cmos / 50.comportamiento electrico dinamico de los dispositivos cmos / 51.tiempo de transmision / 52.retardo de propagacion / 53.consumo de energia / 54.otras estrucutras cmos de entrada y salida / 55.compuertas de transmision / 56.entradas de un disparador schmitt / 57.salidas de tres estados / 58.salidas de drenaje abierto / 59.control de led / 60.buses de fuente multiple / 61.logica alambrada / 62.resistores de arranque / 63.familias logicas cmos / 64.hc and hct / 65.vhc y vhct / 66.caracteristicas electricas de hc hct vhc y vhct / 67.fct y fct t / 68.caracteristicas electricas del fct t / 69.logica bipolar / 70.diodos / 71.logica de diodos / 72.transistores de union bipolar / 73.inverso de logica de transistor / 74.transistores schottky / 75.logica transistor transistor / 76.compuertas nand ttl basica / 77.niveles logicos y margenes de ruido / 78.cargabilidad de salida / 79.entradas sin utilizar / 80.tipos adicionales de compuertas ttl / 81.familias ttl / 82.familias ttl iniciales / 83.familias ttl schottky / 84.caracteristica de las familias ttl / 85.una hoja de datos ttl / 86.interfaz cmos ttl / 87.logica cmos de bajo voltaje e interfaz / 88.logica lvcmos y lvttl de 3.3v / 89.entradas tolerantes a 5 v / 90.salidas tolerantes a 5 v / 91.decodificadores binarios en cascada / 92.decodificadores en abel y en los pld / 93.decodificadores en vhdl / 94.decodificadores de siete segmentos / 95.codificadores / 96.codificadores de prioridad / 97.el codificador de prioridad 74*148 / 98.codificadores en abel y pld / 99.codificadores en vhdl / 100.dispositivos de tres estados / 101.separadores de tres estados / 102.separadores de tres estados ssi y msi estandar / 103.salidas de tres estados en abel y pld / 104.salidas de trs estados en vhdl / 105.multiplexores / 106.multiplexores msi estandar / 107.expansiones de multiplexores / 108.multiplexores demultiplexores y buses / 109.multiplexores en abel y pld / 110.multiplexores en vhdl / 111.compuertas or exclusivas y cirucitos de paridad / 112.compuertas or exclusivas y nor exclusivas / 113.circuitos de paridad / 114.el generador de paridad de 9 bits 74*280 / 115.aplicaciones de verificacion de paridad / 116.compuertas or exclusivas y cirucitos de paridad en abel y pld / 117.compuertas or exclusivo y cirucitos de paridad en vhdl / 118.comparadores / 119.extructura del computador / 120.circuitos interativos / 121.un circuito comparador interativo / 122.comparadores msi estandar / 123.comparadores en abel y pld / 124.comapradores en vhdl / 125.sumadores restadores y alu / 126.sumadores medio y sumadores completos / 127.sumadores en rizo / 128.sustractores / 129.sumadores de acarreo hacia adelante / 130.sumadores msi / 131.unidades logico aritmeticas msi las alu / 132.acarreo de grupo hacia adelante / 133.sumadores en abel y pld / 134.sumadores en vhdl / 135.multiplicadores combinacionales / 136.extrucutas de multiplicados combinacional / 137.multiplicacion en abel y pld / 138.multiplicacion en vhdl / 139.ejemplos de diseño de cirucitos combinacionales / 140.ejemplos de diseño de bloques de construccion / 141.desplazador en barril / 142.codificadores de punto flotante simple / 143.codificador de prioridad dual / 144.comparador en cascada / 145.comparador dependiente del modo / 146.ejemplos de diseño usando abel ypld / 147.desplazador en barril / 148.codificadores de punto flotante simple / 149.codificador de prioridad dual / 150.comparador en cascada / 151.comparador dependiente del modo / 152.contadores de unos / 153.juegos de tras en raya o gato / 154.ejemplos de diseño utilizando vhdl / 155.desplazador en barril / 156.codificadores de punto flotante simple / 157.codificador de prioridad dual / 158.comparador en cascada / 159.comparador dependiente del modo / 160.contadores de unos / 161.juegos de tras en raya o gato / 162.principios de diseño logico secuencial / 163.elementos biestables / 164.analisis digital / 165.analisis analogico / 166.comportamiento metaestable / 167.cerrojos y flip flops / 168.cerrojso s r / 169.cerrojo s r con habilitacion / 170.cerrojo d / 171.flip flop d disparador pro flanco / 172.flip flop d disparador pr flanco con habilitacion / 173.flip flop de exploracion / 174.flip flop s r maestro esclavo / 175.flip flop j k maestro esclavo / 176.flip flop j k disparador por flanco / 177.flip flop t / 178.analisis de una maquina de estado sincrona temporizada / 179.estructura de la maquina de estado / 180.logica de salida / 181.ecuaciones caracteristicas / 182.analisis de maquinas de estado con flip flop d / 183.analisis de maquinas de estado flip flop j k / 184.diseño de maquina de estado sincrona temporizada / 185.ejemplo de diseño de tabla de estado / 186.minimizacion de estado / 187.asignacion de estado / 188.sintesis utilizando flip flop d / 189.sintesis utilizando flip flop j k / 190.diseño de maquinas de estado que utilizan diagramas de estado / 191.sistesis de una maquina de estado que utiliza lista de transicion / 192.ecuaciones de transicion / 193.ecuaciones de excitacion / 194.variaciones sobre el esquema / 195.realizacion de la mauqina de estado / 196.descomposicion de las maquinas de estado / 197.circuitos secuenciales de retroalimentacion / 198.analisis / 199.analisis de circuitos con ciclos de retroalimentacion / 200.carreras / 201.tablas de estado y tablas de flujo / 202.analisis de flip flop d cmos / 203.diseño de circuitos secuencial de retroalimentacion / 204.cerrojos / 205.diseño de tablas de flujo de modo fundamental / 206.minimizacion de la tabla de flujo / 207.asiganacion de estado de carrera libre / 208.ecuaciones de excitacion / 209.riesgos esenciales / 210.caracteristicas de diseño de cirucito secuencial abel / 211.salidas registradas / 212.diagrama de estado / 213.memoria de estado externa / 214.especificacion de salida de moore / 215.especificacion de slaidas mealy y canalizadas con with / 216.vectores de prueba / 217.caracteristicas de diseño de cirucito secuencial vhdl / 218.circuito secuencial de retroalimentacion / 219.circuitos temporizados / 220.practicas de diseño logico secuencial / 221.estandares de documentacion de circuitos secueciales / 222.requerimientos generales / 223.simbolos logicos / 224.descripciones de maquinas de estado / 225.especificaciones y diagramas de tiempo / 226.cerrojos y flip flops / 227.cerrojos flip flops ssi / 228.inhibicion del rebote de un interruptor / 229.el inhibidor de rebote para el interruptor mas simple / 230.cicuito retenedor de bus / 231.registros y cerrojos de bits multiples / 232.registros y cerrojos en abel y pld / 233.registros y cerrojos en vhdl / 234.pld secuenciales / 235.pld secuenciales bipolares / 236.dispositivos gal secuecial / 237.especificaciones de temporizacion de pld / 238.contadores / 239.contadores de rizo / 240.contadores sincronos / 241.contadores msi y aplicaciones / 242.decodificacion de estados de contador binario / 243.contadores en abel y vhdl / 244.contadores en vhdl / 245.registros de corrimiento / 246.restructura del registro de corrimiento / 247.registros de corrimiento msi / 248.la mas grande aplicacion de registro de corrimeinto del mundo / 248.conversion serie paralelo / 249.contadores de registro de corrimiento / 250.contador en anillo / 251.contadores johnson / 252.comtadores de reistro de corrimeitno con retroalimentacion lineal / 253.registros de corrimeinto de abel y pld / 254.registros de corrimiento en vhdl / 255.circuitos interativos cotnra secuenciales / 256.metodologia de diseño sincrono / 257.estructura del sistema sincrono / 258.impedimentos para el diseño sincrono / 259.sesgo de reloj / 260.disparo del reloj / 261.entradas asincronas / 262.falla del soncronizador y metaestabilidad / 263.falla de sincronizar / 264.tiempo de resolucion de la metaestabilidad / 265.diseño de soncronizador confiable / 266.analisis de la temporizacion metaestable / 267.mejores sincronizadores / 268.otros diseños de sincronozador / 269.flip flops metaestables endurecidos / 270.sincronizacion de transferencias de datos de alta velocidad / 271.memorias dispositivos cpld y fpg a / 272.memorias de solo lectura / 273.uso de la memoria rom para funciones logicas combinacionales aleatorias / 274.estructura interna de la rom / 275.decodificacion bidimencional / 276.tipos comerciales de rom / 277.temporizacion y entradas de control d
970-17-0404-5
1.DISEÑO LOGICO \ 2.CIRCUITOS DE COMPUTADORES \ 3.CIRCUITOS DIGITALES \ 4.CIRCUITOS ELECTRONICOS \ 5.ELECTRONICA DIGITAL \ 6.CIRCUITOS LOGICOS
621.38195 W.149
DISEÑO DIGITAL PRINCIPIOS Y PRACTICAS JOHN F. WAKERLY - 3 - Mexico Pearson educacion 2001 - 976p.
Incluye indice analitico
1.acerca del diseño digital / 2.analogico contra digital / 3.dispositivos digitales / 4.aspectos electronicos del diseño digital / 5.aspectos de software del diseño digital / 6.circuitos integrados / 7.dispositivos de logica programable / 8.circuitos integrados de propositos o aplicaciones especificas / 9.tarjeta de circuito impreso / 10.el objetivo del juego / 11.un paso adelante / 12.sistemas y codigos numericos / 13.sistemas numericos posicionales / 14.numeros octales y hexadecimales / 15.conversiones generales de sistema numerico posicional / 16.suma y resta de numeros no decimales / 17.representacion de numeros negativos / 18.suma y resta de complemento a dos / 19.suma y resta de complemento a uno / 20.multiplicacion binaria / 21.division binaria / 22.codigos binarios para numeros decimales / 23.codigos gray / 24.codigo de caracter / 25.codigos para acciones condiciones y estados / 26.cubos n y distancia / 27.codigos para detectar y corregir errores / 28.codigos para el almacenamiento y la transmision de datos en serie / 29.cirucitos decimales / 30.compuertas y señales logicas / 31.familias logicas / 32.logica CMOS / 33.niveles logicos cmos / 33.transistores cmos / 34.circuitos del inversor basico cmos / 35.compuertas cmos nand y nor / 36.cargabilidad de entrada / 37.compuertas no inversoras / 38.compuertas cmos and or inversora y or and inversora / 39.comportamiento electrico de los circuitos cmos / 40.hojas de datos y especificadores / 41.comportamiento electrico de estado estable de los dispositivos cmos / 42.niveles logicos y margenes de ruido / 43.comportamietno del circuito con cargas resistivas / 44.comportamiento del circuito con entradas no ideales / 45.cargabilidad de salida / 46.efectos de cargas / 47.entradas que no se utilizan / 48.picos de corrientes y capacitores de desacoplamiento / 49.como destruir un dispositivo cmos / 50.comportamiento electrico dinamico de los dispositivos cmos / 51.tiempo de transmision / 52.retardo de propagacion / 53.consumo de energia / 54.otras estrucutras cmos de entrada y salida / 55.compuertas de transmision / 56.entradas de un disparador schmitt / 57.salidas de tres estados / 58.salidas de drenaje abierto / 59.control de led / 60.buses de fuente multiple / 61.logica alambrada / 62.resistores de arranque / 63.familias logicas cmos / 64.hc and hct / 65.vhc y vhct / 66.caracteristicas electricas de hc hct vhc y vhct / 67.fct y fct t / 68.caracteristicas electricas del fct t / 69.logica bipolar / 70.diodos / 71.logica de diodos / 72.transistores de union bipolar / 73.inverso de logica de transistor / 74.transistores schottky / 75.logica transistor transistor / 76.compuertas nand ttl basica / 77.niveles logicos y margenes de ruido / 78.cargabilidad de salida / 79.entradas sin utilizar / 80.tipos adicionales de compuertas ttl / 81.familias ttl / 82.familias ttl iniciales / 83.familias ttl schottky / 84.caracteristica de las familias ttl / 85.una hoja de datos ttl / 86.interfaz cmos ttl / 87.logica cmos de bajo voltaje e interfaz / 88.logica lvcmos y lvttl de 3.3v / 89.entradas tolerantes a 5 v / 90.salidas tolerantes a 5 v / 91.decodificadores binarios en cascada / 92.decodificadores en abel y en los pld / 93.decodificadores en vhdl / 94.decodificadores de siete segmentos / 95.codificadores / 96.codificadores de prioridad / 97.el codificador de prioridad 74*148 / 98.codificadores en abel y pld / 99.codificadores en vhdl / 100.dispositivos de tres estados / 101.separadores de tres estados / 102.separadores de tres estados ssi y msi estandar / 103.salidas de tres estados en abel y pld / 104.salidas de trs estados en vhdl / 105.multiplexores / 106.multiplexores msi estandar / 107.expansiones de multiplexores / 108.multiplexores demultiplexores y buses / 109.multiplexores en abel y pld / 110.multiplexores en vhdl / 111.compuertas or exclusivas y cirucitos de paridad / 112.compuertas or exclusivas y nor exclusivas / 113.circuitos de paridad / 114.el generador de paridad de 9 bits 74*280 / 115.aplicaciones de verificacion de paridad / 116.compuertas or exclusivas y cirucitos de paridad en abel y pld / 117.compuertas or exclusivo y cirucitos de paridad en vhdl / 118.comparadores / 119.extructura del computador / 120.circuitos interativos / 121.un circuito comparador interativo / 122.comparadores msi estandar / 123.comparadores en abel y pld / 124.comapradores en vhdl / 125.sumadores restadores y alu / 126.sumadores medio y sumadores completos / 127.sumadores en rizo / 128.sustractores / 129.sumadores de acarreo hacia adelante / 130.sumadores msi / 131.unidades logico aritmeticas msi las alu / 132.acarreo de grupo hacia adelante / 133.sumadores en abel y pld / 134.sumadores en vhdl / 135.multiplicadores combinacionales / 136.extrucutas de multiplicados combinacional / 137.multiplicacion en abel y pld / 138.multiplicacion en vhdl / 139.ejemplos de diseño de cirucitos combinacionales / 140.ejemplos de diseño de bloques de construccion / 141.desplazador en barril / 142.codificadores de punto flotante simple / 143.codificador de prioridad dual / 144.comparador en cascada / 145.comparador dependiente del modo / 146.ejemplos de diseño usando abel ypld / 147.desplazador en barril / 148.codificadores de punto flotante simple / 149.codificador de prioridad dual / 150.comparador en cascada / 151.comparador dependiente del modo / 152.contadores de unos / 153.juegos de tras en raya o gato / 154.ejemplos de diseño utilizando vhdl / 155.desplazador en barril / 156.codificadores de punto flotante simple / 157.codificador de prioridad dual / 158.comparador en cascada / 159.comparador dependiente del modo / 160.contadores de unos / 161.juegos de tras en raya o gato / 162.principios de diseño logico secuencial / 163.elementos biestables / 164.analisis digital / 165.analisis analogico / 166.comportamiento metaestable / 167.cerrojos y flip flops / 168.cerrojso s r / 169.cerrojo s r con habilitacion / 170.cerrojo d / 171.flip flop d disparador pro flanco / 172.flip flop d disparador pr flanco con habilitacion / 173.flip flop de exploracion / 174.flip flop s r maestro esclavo / 175.flip flop j k maestro esclavo / 176.flip flop j k disparador por flanco / 177.flip flop t / 178.analisis de una maquina de estado sincrona temporizada / 179.estructura de la maquina de estado / 180.logica de salida / 181.ecuaciones caracteristicas / 182.analisis de maquinas de estado con flip flop d / 183.analisis de maquinas de estado flip flop j k / 184.diseño de maquina de estado sincrona temporizada / 185.ejemplo de diseño de tabla de estado / 186.minimizacion de estado / 187.asignacion de estado / 188.sintesis utilizando flip flop d / 189.sintesis utilizando flip flop j k / 190.diseño de maquinas de estado que utilizan diagramas de estado / 191.sistesis de una maquina de estado que utiliza lista de transicion / 192.ecuaciones de transicion / 193.ecuaciones de excitacion / 194.variaciones sobre el esquema / 195.realizacion de la mauqina de estado / 196.descomposicion de las maquinas de estado / 197.circuitos secuenciales de retroalimentacion / 198.analisis / 199.analisis de circuitos con ciclos de retroalimentacion / 200.carreras / 201.tablas de estado y tablas de flujo / 202.analisis de flip flop d cmos / 203.diseño de circuitos secuencial de retroalimentacion / 204.cerrojos / 205.diseño de tablas de flujo de modo fundamental / 206.minimizacion de la tabla de flujo / 207.asiganacion de estado de carrera libre / 208.ecuaciones de excitacion / 209.riesgos esenciales / 210.caracteristicas de diseño de cirucito secuencial abel / 211.salidas registradas / 212.diagrama de estado / 213.memoria de estado externa / 214.especificacion de salida de moore / 215.especificacion de slaidas mealy y canalizadas con with / 216.vectores de prueba / 217.caracteristicas de diseño de cirucito secuencial vhdl / 218.circuito secuencial de retroalimentacion / 219.circuitos temporizados / 220.practicas de diseño logico secuencial / 221.estandares de documentacion de circuitos secueciales / 222.requerimientos generales / 223.simbolos logicos / 224.descripciones de maquinas de estado / 225.especificaciones y diagramas de tiempo / 226.cerrojos y flip flops / 227.cerrojos flip flops ssi / 228.inhibicion del rebote de un interruptor / 229.el inhibidor de rebote para el interruptor mas simple / 230.cicuito retenedor de bus / 231.registros y cerrojos de bits multiples / 232.registros y cerrojos en abel y pld / 233.registros y cerrojos en vhdl / 234.pld secuenciales / 235.pld secuenciales bipolares / 236.dispositivos gal secuecial / 237.especificaciones de temporizacion de pld / 238.contadores / 239.contadores de rizo / 240.contadores sincronos / 241.contadores msi y aplicaciones / 242.decodificacion de estados de contador binario / 243.contadores en abel y vhdl / 244.contadores en vhdl / 245.registros de corrimiento / 246.restructura del registro de corrimiento / 247.registros de corrimiento msi / 248.la mas grande aplicacion de registro de corrimeinto del mundo / 248.conversion serie paralelo / 249.contadores de registro de corrimiento / 250.contador en anillo / 251.contadores johnson / 252.comtadores de reistro de corrimeitno con retroalimentacion lineal / 253.registros de corrimeinto de abel y pld / 254.registros de corrimiento en vhdl / 255.circuitos interativos cotnra secuenciales / 256.metodologia de diseño sincrono / 257.estructura del sistema sincrono / 258.impedimentos para el diseño sincrono / 259.sesgo de reloj / 260.disparo del reloj / 261.entradas asincronas / 262.falla del soncronizador y metaestabilidad / 263.falla de sincronizar / 264.tiempo de resolucion de la metaestabilidad / 265.diseño de soncronizador confiable / 266.analisis de la temporizacion metaestable / 267.mejores sincronizadores / 268.otros diseños de sincronozador / 269.flip flops metaestables endurecidos / 270.sincronizacion de transferencias de datos de alta velocidad / 271.memorias dispositivos cpld y fpg a / 272.memorias de solo lectura / 273.uso de la memoria rom para funciones logicas combinacionales aleatorias / 274.estructura interna de la rom / 275.decodificacion bidimencional / 276.tipos comerciales de rom / 277.temporizacion y entradas de control d
970-17-0404-5
1.DISEÑO LOGICO \ 2.CIRCUITOS DE COMPUTADORES \ 3.CIRCUITOS DIGITALES \ 4.CIRCUITOS ELECTRONICOS \ 5.ELECTRONICA DIGITAL \ 6.CIRCUITOS LOGICOS
621.38195 W.149